搜索结果: 1-15 共查到“计算机科学技术 FPGA”相关记录140条 . 查询时间(0.253 秒)
中国科学院声学研究人员提出面向网络加速的FPGA动态部分可重构方法(图)
智能网络 资源 信息
font style='font-size:12px;'>
2024/11/4
FPGA因其高吞吐性能和硬件可编程特性,是数据中心、广域网和云计算场景下关键的网络加速引擎之一。然而,目前FPGA网络加速引擎在业界存在2个难题: 1)即使FPGA硬件还有多余硬件资源,上层多个APP软件难以虚拟化共享同一片FPGA硬件资源; 2)当网络功能变化时,FPGA网络匹配表的深度和宽度无法快速适应变化,而重新设计和编译FPGA需要花费大量的时间。
中国科学院国家空间中心与加拿大萨斯喀彻温大学科研人员合作研究单粒子效应对卷积神经网络FPGA加速器的影响规律(图)
加拿大萨斯喀彻温大学 单粒子效应 神经网络 遥感数据
font style='font-size:12px;'>
2023/8/21
随着未来空间大型工程的陆续实施,迫切需要智能化的方法和技术实现航天活动的自主规划、自主控制、自主故障检测和处理等,为航天系统小型化、轻量化、智能化、低功耗需求提供技术支撑。卷积神经网络作为人工智能模型中最重要的经典结构,具有局部连接、权值共享、空间或时间上的下采样等优势,是我国天基遥感数据精准获取、在轨海量数据快速处理与应用向更强、更快发展的重要选择。值得注意的是,卷积神经网络FPGA加速器的空间...
关于举办西安邮电大学第六届彼睿杯FPGA模型机设计大赛的通知
西安邮电大学 彼睿杯FPGA模型机设计大赛 模型机 系统设计
font style='font-size:12px;'>
2022/12/6
华中科技大学电子信息与通信学院荣获全国大学生FPGA创新设计竞赛一等奖(图)
华中科技大学电子信息与通信学院 全国大学生FPGA创新设计竞赛 机械天线 跨介通信系统 宽带水声OFDM通信系统
font style='font-size:12px;'>
2022/12/5
西安邮电大学计算机学院举办第五届彼睿杯FPGA模型机设计大赛(图)
西安邮电大学计算机学院 彼睿杯 FPGA模型机设计大赛 模型机
font style='font-size:12px;'>
2022/12/6
面向全同态加密的有限域FFT算法FPGA设计
全同态加密 大数乘法 有限域快速傅里叶变换 现场可编程门阵列
font style='font-size:12px;'>
2018/5/18
大数乘法是全同态加密算法中一个不可或缺的单元模块,也是其中耗时最多的模块,设计一个性能优良的大数乘法器有助于推进全同态加密的实用化进程。针对SSA大数乘法器的实现需求,该文采用可综合Verilog HDL语言完成了一个16×24 bit有限域FFT算法的FPGA设计,通过构建树型大数求和单元和并行化处理方法有效提高了FFT算法的速度。与VIM编译环境下的系统级仿真结果比较,验证了有限域FFT算法F...
大连理工大学嵌入式SoC系统设计课件第八章 基于FPGA的可编程嵌入式开发初步
大连理工大学 嵌入式SoC系统设计 课件 第八章 基于FPGA的可编程嵌入式开发初步
font style='font-size:12px;'>
2017/4/6
大连理工大学嵌入式SoC系统设计课件第八章基于FPGA的可编程嵌入式开发初步。
南华大学电气工程学院EDA技术及其应用课件第12章 MCU与FPGA片上系统开发
南华大学电气工程学院 EDA技术及其应用 课件 第12章 MCU与FPGA片上系统开发
font style='font-size:12px;'>
2016/4/12
南华大学电气工程学院EDA技术及其应用课件第12章 MCU与FPGA片上系统开发。
南华大学电气工程学院EDA技术及其应用课件第2章 FPGA与CPLD的结果原理
南华大学电气工程学院 EDA技术及其应用 课件 第2章 FPGA与CPLD的结果原理
font style='font-size:12px;'>
2016/4/12
南华大学电气工程学院EDA技术及其应用课件第2章 FPGA与CPLD的结果原理。
Performance Benefits of Monolithically Stacked 3-D FPGA
Performance Benefits Monolithically Stacked 3-D FPGA
font style='font-size:12px;'>
2015/8/12
The performance benefits of a monolithically stacked three-dimensional (3-D) field-programmable gate array (FPGA),whereby the programming overhead of an FPGA is stacked on top of a standard CMOS layer...
Exploring FPGA Routing Architecture Stochastically
FPGA Routing Architecture Stochastically
font style='font-size:12px;'>
2015/8/12
This paper proposes a systematic strategy to efficiently explore the design space of field-programmable gate array (FPGA) routing architectures. The key idea is to use stochastic methods to quickly lo...
3D EM/MPM MEDICAL IMAGE SEGMENTATION USING AN FPGA EMBEDDED DESIGN IMPLEMENTATION
FPGA 3D image
font style='font-size:12px;'>
2015/1/20
This thesis presents a Field Programmable Gate Array (FPGA) based embedded system which is used to achieve high speed segmentation of 3D images. Segmenta- tion is performed using Expectation-Maximizat...
3D Image Segmentation Implementation on FPGA Using EM/MPM Algorithm
3D Image FPGA Hardware Implementation EM/MPM Algorithm
font style='font-size:12px;'>
2015/1/20
In this thesis, 3D image segmentation is targeted to a Xilinx Field Programmable Gate Array (FPGA), and verified with extensive simulation. Segmentation is performed using the Expectation-Maximization...
Design of an FPGA-based Array Formatter for CASA Phase-Tilt Radar System
Field Programmable Gate Array (FPGA) System Design Data Processing Soft Processor Radar Controller Phased-Arrays
font style='font-size:12px;'>
2014/12/8
Weather monitoring and forecasting systems have witnessed rapid advancement in recent years. However, one of the main challenges faced by these systems is poor coverage in lower atmospheric regions du...
视频:上海电力学院FPGA应用开发 FPGA应用开发教学录像
视频 上海电力学院FPGA应用开发 FPGA应用开发 教学录像
font style='font-size:12px;'>
2014/8/18
视频:上海电力学院FPGA应用开发 FPGA应用开发教学录像。