搜索结果: 1-11 共查到“计算机系统设计 DSP”相关记录11条 . 查询时间(0.078 秒)
大连理工大学嵌入式SoC系统设计课件第七章 基于System Generator的DSP系统开发技术
大连理工大学 嵌入式SoC系统设计 课件 第七章 基于System Generator的DSP系统开发技术
font style='font-size:12px;'>
2017/4/6
大连理工大学嵌入式SoC系统设计课件第七章基于System Generator的DSP系统开发技术。
YHFT-DX是国防科技大学设计的一款高性能定点DSP。论文设计并实现了YHFT-DX指令控制流水线,提出了在YHFT-DX 超长指令字结构中跨取指包边界派发和指令预取的方法,有效提升了流水线的性能。对指令流水线进行了高频结构优化,将派发部件的关键路径延时压缩40%,满足了600 MHz频率的设计目标。
基于DSP系统的增强型JTAG接口
数字信号处理器 高速处理器 仿真 JTAG接口
font style='font-size:12px;'>
2010/4/23
针对通用JTAG端口不能在远距离对高速处理器进行仿真的问题,提出增强型JTAG接口方案。通过讨论高速处理器的JTAG端口信号的特征和时序,定性分析JTAG接口不能用于远距离仿真的原因。对通用JTAG接口进行信号驱动以及信号完整性补偿,给出接口的电路图和测试结果。实验结果表明,增强型JTAG接口可在120 cm外对高速处理器进行仿真。
基于DSP的1394总线在伺服控制系统中的应用
IEEE 1394总线 数字信号处理器 伺服控制系统
font style='font-size:12px;'>
2009/8/19
介绍IEEE 1394总线在伺服控制系统中的应用。设计1394前端通信模块,通过其中的DSP来控制IEEE 1394芯片,实现数控系统与伺服单元的IEEE 1394高速总线接口。给出1394前端通信模块的软硬件设计。1394前端通信模块与上位机及运动控制器的通信测试实验证明了IEEE 1394总线技术应用于伺服控制系统中的可行性。
基于定点DSP的自适应线谱增强系统设计
自适应线谱增强 TMS320VC5416 复杂可编程逻辑芯片
font style='font-size:12px;'>
2009/6/25
以TI公司的TMS320VC5416定点数字处理芯片为核心,设计了包括采样时钟、输入转换、数据处理、输出转换等完整的一套自适应线谱增强处理系统。利用此芯片针对数据处理的专用指令,很好地消除了自适应过程中的截尾误差,大大提高了处理精度和自适应过程的稳定性;利用此系列芯片的高速处理能力、丰富的接口及各种片上外设,提高了整个系统的稳定性、吞吐能力和处理速度。最后,给出了实验结果及结论。
ARM与DSP双核视频交通检测系统通信接口设计
视频检测 S3C2410A 通信接口
font style='font-size:12px;'>
2009/5/14
研究了基于ARM微处理器S3C2410A与TMS320C6211 DSP双核体系结构的嵌入式交通信息视频检测系统的设计方案,设计了ARM和DSP系统单元间通信接口的硬件连接方案和驱动程序。ARM系统单元采用ARM-Linux嵌入式操作系统,通过DSP的HPI接口与DSP系统单元进行通信,将其看作一个字符型外部设备进行读写操作。系统具有性能高、功耗和成本低、稳定性和实时性好、可扩展性强等优点。
基于DSP的捷联惯导计算机系统的设计与开发
捷联惯导系统 数字信号处理器 复杂可编程逻辑器件
font style='font-size:12px;'>
2009/4/28
为了满足捷联惯导系统应用的需要,设计了基于DSP技术和CPLD技术的导航计算机。整个系统是以数字信号处理单片机TMS320VC33为核心的单CPU结构的计算机系统,CPLD的设计主要是实现对加速度计和里程表的输出信号的计数及实现DSP与外部的通信。整个系统结构简单、体积小、功耗低且能满足系统实时性的要求。
PXI平台自适应重构多DSP系统设计研究
多DSP 自适应重构 并行处理
font style='font-size:12px;'>
2009/2/25
利用蠕虫算法,结合多处理器并行计算的特点,构成了一种基于总线共享和链路口通信,并可自适应扩展的混合并行处理的结构。从可测性设计、实时操作系统角度对该系统进行了设计和讨论,着重介绍了系统的硬件调试、系统测试以及软件加载方法,为高速实时信号处理硬件平台的设计与开发提出了一种可行的解决方案。
基于DSP+ARM的双核结构数字视频监控系统设计
DSP+ ARM 嵌入式系统 双核结构
font style='font-size:12px;'>
2012/11/21
数字视频监控系统以其直观、方便和信息内容丰富的特点而被广泛应用,笔者采用DSP+ARM双核结构,选用TMS320DM642为图像采集处理,AT91RM9200为实时控制,DSP通过CCD摄像头对特定的区域采集视频图像,并由视频解码芯片进行视频解码,处理后的数字视频信号由DSP通过视频运动检测算法进行图像处理,异常情况时则立刻由DSP向ARM施加中断信号,并将识别处理后的结果全部发送过去.ARM对D...
DSP IMPLEMENTATION OF DEBLOCKING FILTER FOR AVS
DSP IMPLEMENTATION DEBLOCKING FILTER FOR AVS
font style='font-size:12px;'>
2010/12/17
The in-loop deblocking filter contains highly adaptive processing on both sample level and block edge level, which inevitably appears in the loop kernel of the algorithm. Therefore it is a challenge f...
Deeply Pipelined DSP Solution to Deblocking Filter for H.264/AVC
Deeply Pipelined DSP Deblocking Filter H.264/AVC
font style='font-size:12px;'>
2010/12/15
The in-loop deblocking filter in H.264/AVC contains highly adaptive processing on both sample level and block edge level, which inevitably appears in the loop kernel of the algorithm. Therefore it is ...